您尚未登录。

#1 Re: 全志 SOC » F1C100 使用GPIO模拟SPI 驱动 st7789手表屏 » 2022-11-03 20:34:52

@lignin
不是很明白,实际上SPI不是有四根线吗,SCK、MOSI、CS三根线可以设置为输出模式,但是实际上MISO不是应该设置为输入模式吗?

#2 Re: 全志 SOC » V3S ZERO 使用4.14内核不能点亮5寸RGB液晶 » 2022-11-02 16:45:30

lq66work 说:

没有使用过SPI屏哈,如果参数都正确,那就要检查看看驱动是否有问题了,另外就是是否修改过uboot代码,把logo居中显示

驱动应该是没有问题,因为我之前使用cat /dev/urandom > /dev/fb0能够全屏出现雪花,那我检查以下是不是uboot居中显示

#3 Re: 全志 SOC » 荔枝派Zero V3s开发板驱动 ili9341 摆拍 » 2022-11-02 11:46:04

你好,我现在遇到了屏幕显示不完整的错误,你知道是怎么回事吗?
设备树信息如下:
    lcd:tftlcd2-8@0{
        compatible  =  "ilitek,ili9341";
        spi-cpol;//spi模式
        spi-cpha;
        status = "okay";
        rotate = <90>;//使屏幕旋转90度,相较于默认显示角度
        fps = <30>;//帧率
        buswidth = <8>;//数据位宽
        rgb;
        cs-gpios = <&pio 0 7 GPIO_ACTIVE_LOW>;  //PA7
        reset-gpios = <&pio 0 8 GPIO_ACTIVE_LOW> ;//PA8
        dc-gpios = <&pio 0 9 GPIO_ACTIVE_LOW> ;//PA9
        reg = <0>;  //SPI NO address
        spi-max-frequency = <42000000>; //4.2MB
    };
驱动是正常的,能够全屏显示雪花,就是打印uboot和内核启动信息的时候不能完整显示,总会有企鹅logo在上面
111111_20221102-1139.jpg

#4 Re: 全志 SOC » 荔枝派开发板控制台输出到LCD屏和PC串口,在进入内核时,电脑上xshell不再有输出,也不响应键盘输入 » 2022-11-02 11:34:18

11小白11 说:

大佬,我也遇到了,只要配置console=tty0后,登录界面就在lcd上了,电脑串口不输出打印信息,现在解决了吗

你解决了吗?先写console=tty0 之后写console=ttyS0,这样就可以了。

#5 Re: 全志 SOC » V3S ZERO 使用4.14内核不能点亮5寸RGB液晶 » 2022-11-02 11:12:14

lq66work 说:

@akisasaki
console=ttyS0 是使能串口打印启动信息
console=tty0 是使能LCD显示启动信息

你好,你能不能帮我看一下我的问题,我现在console=ttyx之后屏幕不能正常显示,你知道是怎么回事吗?上面的企鹅logo一直会在上面,起初我以为是分辨率问题,但是在sys/class.....路径下查看分辨率无论是虚拟还是真实都是跟我屏幕的实际 分辨率320*240一致111111.jpg

#6 Re: 全志 SOC » V3S ZERO 使用4.14内核不能点亮5寸RGB液晶 » 2022-10-31 17:31:53

lq66work 说:
akisasaki 说:

bootargs设置串口属性没设置对吧,内核启动之后根据你设置的串口输出,结果你串口没设置对,所以看不到后续内容。

奇怪的是同样的参数和uboot,用5.2启动没问题,太折腾,这个问题只能暂时放弃了

你为什么在bootargs里面设置了两次console,第一次设置ttyS0,之后为啥又设置tty0

#7 Re: 全志 SOC » V3S ZERO 使用4.14内核不能点亮5寸RGB液晶 » 2022-10-31 00:22:26

bootargs设置串口属性没设置对吧,内核启动之后根据你设置的串口输出,结果你串口没设置对,所以看不到后续内容。

#9 Re: 全志 SOC » 分享H3核心板 底板 电源模块的工程文档 » 2022-09-09 23:52:59

感谢,之前就在其他地方看到楼主的帖子,找到这里来了。你这个是BTB接口连接核心板和底板的吧,想法很棒,但是似乎并没有把全部的引脚都引出来,我看全志H3的PDX接口你应该就没有印出来吧?PD系列引脚是复用作为RMII或者MII接口使用的,因为全志H3将MAC和PHY全部集成在SOC内部因此不需要在芯片外部实现MAC与PHY的连接所以在全志H3上那些引脚全部没有用上,但实际上这些引脚如果不做复用的话,直接引出也是可以的吧,能够实现更多引脚资源的释放

#10 Re: 全志 SOC » 开源自己画的H3四层板打板只要50块 » 2022-05-08 23:16:31

电路设计的有点问题吧,我看你这个应该是通过USB作为电源,usb_5v电压输入线上没有连接ESD,反而在差分线输出那边连接了ESD,感觉有点重点没抓对的意思。

页脚

工信部备案:粤ICP备20025096号 Powered by FluxBB

感谢为中文互联网持续输出优质内容的各位老铁们。 QQ: 516333132, 微信(wechat): whycan_cn (哇酷网/挖坑网/填坑网) service@whycan.cn