您尚未登录。

楼主 # 2024-06-20 17:23:39

游侠TT
会员
注册时间: 2024-04-24
已发帖子: 21
积分: 21

全志v3s的PWM0引脚怎样在上电启动过程中输出低电平

我已经配置了pwm输出功能,使用pwm0的引脚PB4,但是在上电后linux内核启动过程中PB4输出的都是高电平3.3v,一般是2-3秒,直到进入根文件系统后运行脚本配置PWM0输出低电平时才会改变,请问能改变pwm0在启动过程中的电平为低电平吗?

离线

楼主 #2 2024-06-21 09:53:06

游侠TT
会员
注册时间: 2024-04-24
已发帖子: 21
积分: 21

Re: 全志v3s的PWM0引脚怎样在上电启动过程中输出低电平

4610 说:

默认是悬空吧,外部加下拉电阻了吗

没有加下拉电阻,pwm0直接连接外围一个高压包点火装置的电路,内核启动过程中引脚会输出3.3V,会把电路导通,导通时间一长可能会有把三极管烧毁的风险。

离线

页脚

工信部备案:粤ICP备20025096号 Powered by FluxBB

感谢为中文互联网持续输出优质内容的各位老铁们。 QQ: 516333132, 微信(wechat): whycan_cn (哇酷网/挖坑网/填坑网) service@whycan.cn