通过jtag,烧录fpga外置配置flash一般是什么原理?
我理解的是预先下载一个bit流文件,然后这个bit流文件构建了一个flash控制器,再和jtag通信,完成烧录过程。
有个疑问是,控制器的时钟哪里来? 用的jtag时钟吗? 还是在fpga内部构建一个环形振荡器生成一个自建时钟?
离线
s3c2440 烧并口 nor flash 的原理就知道, 其他不会
离线
FPGA内部JTAG部份都有时钟源的,QSPI配置时还可以选择不同的频率配置
离线
FPGA内部也有专用电路的,JTAG就是,不需要配置就能通信
离线